首页 理论教育 避免损坏集成电路的几点建议

避免损坏集成电路的几点建议

时间:2023-06-24 理论教育 版权反馈
【摘要】:CMOS IC 输入阻抗极高,易受外界干扰、冲击和静态击穿,应存放在等电位的金属盒内。为此,可采用退耦措施,在靠近IC 的电源引出端和地线引出端之间接入0.01 μF 的旁路电容。

避免损坏集成电路的几点建议

1.CMOS IC 使用注意事项

(1)CMOS IC 工作电源为+5~+15 V,电源负极接地,电源不能接反。

(2)输入信号电压应为工作电压和接地之间的电压,超出会损坏器件。

(3)多余的输入一律不许悬空,应按它的逻辑要求接最大工作电压或地,工作速度不高时输入端并联使用。

(4)开机时,先接通电源,再加输入信号。关机时,先撤去输入信号,再关电源。

(5)CMOS IC 输入阻抗极高,易受外界干扰、冲击和静态击穿,应存放在等电位的金属盒内。切忌与易产生静电的物质如尼龙塑料等接触。焊接时应切断电源电压,电烙铁外壳必须良好接地,必要时可拔下烙铁电插头,利用余热进行焊接。(www.xing528.com)

2.TTL IC 电路使用注意事项

(1)在高速电路中,电源至IC 之间存在引线电感及引线间的分布电容,既会影响电路的速度,又易通过共用线段产生耦合,引起自激。为此,可采用退耦措施,在靠近IC 的电源引出端和地线引出端之间接入0.01 μF 的旁路电容。在频率不太高的情况下,通常只在印制电路板的插头处,每个通道入口的电源端和地端之间,并联一个10~100 μF 和一个0.01~0.1 μF 的电容,前者作低频滤波,后者作高频滤波。

(2)多余输入端,如果是“与”门、“与非”门多余输入端,最好不悬空而接电源;如果是“或”门、“或非”门,便将多余输入端接地,可直接接入,或串连1~10 Ω 电阻再接入。前一接法,电源浪涌电压可能会损坏电路;后一种接法,分布电容将影响电路的工作速度。也可以将多余输入端与使用端并联在一起,但是输入端并联后,结电容会降低电路的工作速度,同时也增加了对信号的驱动电流的要求。

(3)多余的输出端应悬空,若是接地或接电源,将会损坏器件。另外除集电极开路(OC)门和三态(TS)门外,其他电路的输出端不允许并联使用,否则会引起逻辑混乱或损坏器件。

(4)TTL IC 工作电压为+5(1+10%)V,超过该范围可能引起逻辑混乱或损坏器件。UCC接电源正极,UEE(地)接电源负极。

免责声明:以上内容源自网络,版权归原作者所有,如有侵犯您的原创版权请告知,我们将尽快删除相关内容。

我要反馈