首页 理论教育 8位并行D/A实验操作及结果分析

8位并行D/A实验操作及结果分析

时间:2023-06-25 理论教育 版权反馈
【摘要】:CPU模块,8位并行A/D、D/A模块。图6.318位并行D/A实验原理图4.实验内容编程实现:采用DAC0832进行D/A转换,输出正弦波。图6.328位并行D/A实验程序流程图

8位并行D/A实验操作及结果分析

1.实验目的

学习DAC0832的工作原理,掌握其编程方法。

2.实验设备

(1)CPU挂箱、接口挂箱。

(2)CPU模块(80C31),8位并行A/D、D/A模块。

3.实验原理

8位并行D/A实验原理图如图6.31所示。其中,POT1对应于ZERO.ADJ电位器,POT2对应于VREF.ADJ电位器,POT3对应于RANGE.ADJ电位器。

图6.31 8位并行D/A实验原理图

4.实验内容

编程实现:采用DAC0832进行D/A转换,输出正弦波(正弦波的波形数据已知)。

5.实验步骤

(1)实验连线:用跳线帽选择DAC0832的片选信号CS3,DAC0832下方的跳线1、2端短接。(www.xing528.com)

(2)运行实验程序,在断点1处,调节电位器ZERO.ADJ,使VOUT为0V;在断点2处调节电位器RANGE.ADJ,使VOUT为5V。

(3)全速运行程序,用示波器在VOUT端观察输出波形。

6.实验结果

全速运行程序时,VOUT端输出正弦波,幅度为5V。

7.实验提示

JP1为DAC0832的方式选择:1、2短接时为双缓冲器同步方式,2、3短接时为单缓冲器方式。本实验程序为双缓冲器方式。

ZERO.ADJ调节输出信号的直流电位,主要用于零位调节;RANGE.ADJ调节反馈度,主要用于满量程调节。

开始实验时,应先调节电位器VREF.ADJ使基准电压为5V。将00H送累加器A,若输出VOUT不为零,则通过调节电位器POT1来调零。将FFH送累加器ACC,调节电位器RANGE.ADJ使输出VOUT为5V。

8位并行D/A实验程序流程图如图6.32所示。

图6.32 8位并行D/A实验程序流程图

免责声明:以上内容源自网络,版权归原作者所有,如有侵犯您的原创版权请告知,我们将尽快删除相关内容。

我要反馈