【摘要】:串行进位加法器图4.3.4为4位串行进位加法器逻辑电路图。图4.3.44位串行进位加法器逻辑电路图串行进位加法器的优点是结构简单,可以运用在对运算速度要求不高的设备中;缺点是运算速度不够快,完成整个运算所需时间较长,这是由于进位信号是由低位向高位逐级传递的。74LS283是集成4位超前进位加法器,共16个引脚,双列直插式。图4.3.574LS283的引脚排列图图4.3.64位超前进位加法器74LS283逻辑电路图
加法器是能够实现多位二进制数相加的逻辑电路。两个多位数相加时必需考虑从低位来的进位,所以加法器是由多个一位全加器组成的。加法器按照其进位方式的区别,可分为串行进位加法器和超前进位加法器。
(1)串行进位加法器
图4.3.4为4位串行进位加法器逻辑电路图。把4个一位全加器串联起来,低位全加器的进位输出连接到相邻的高位全加器的进位输入,就构成了四位二进制串行进位加法器。同理,N位串行进位加法器就是把N个全加器按照图4.3.4所示的连接方法串联在一起。

图4.3.4 4位串行进位加法器逻辑电路图
串行进位加法器的优点是结构简单,可以运用在对运算速度要求不高的设备中;缺点是运算速度不够快,完成整个运算所需时间较长,这是由于进位信号是由低位向高位逐级传递的。
(2)超前进位加法器(https://www.xing528.com)
超前进位加法器也称为快速进位加法器,这种加法器中每位的进位只由加数和被加数决定,而与低位的进位无关。在运算时无须等待从最低位开始向高位逐级传递进位信号,可以有效提高加法器的运算速度。
74LS283是集成4位超前进位加法器,共16个引脚,双列直插式。图4.3.5所示为集成芯片74LS283的引脚排列图,其内部机构逻辑电路图如图4.3.6所示。

图4.3.5 74LS283的引脚排列图

图4.3.6 4位超前进位加法器74LS283逻辑电路图
免责声明:以上内容源自网络,版权归原作者所有,如有侵犯您的原创版权请告知,我们将尽快删除相关内容。
