首页 理论教育 集成电路设计方法优化指南

集成电路设计方法优化指南

时间:2023-06-29 理论教育 版权反馈
【摘要】:集成电路的发展正朝着速度快、性能高、容量大、体积小和功耗小的方向发展,发展趋势将导致集成电路的设计规模日益增大,复杂程度日益增高。半定制设计方法适用于ASIC,包括标准单元设计法和门阵列设计法。可编程逻辑器件设计方法适用于设计ASIC,目前比较常用的有CPLD和FPGA。

集成电路设计方法优化指南

集成电路的发展正朝着速度快、性能高、容量大、体积小和功耗小的方向发展,发展趋势将导致集成电路的设计规模日益增大,复杂程度日益增高。从具体的逻辑功能特点上,VLSI可以分为通用集成电路和专用集成电路(Application Specific Integrated Circuit,ASIC)两类。

按照设计风格(实现方式)分类,IC设计方法可以分为全定制设计方法(Full-Custom Design Approach)、半定制设计方法(Semi-Custom Design Approach)和可编程逻辑器件设计方法(Programmable Logic Device Design Approach)等。

全定制设计方法的特点是针对每个元器件进行电路参数和版图参数的优化,采用自由格式的版图设计规则进行设计,并由设计者不断完善,这样可以得到最佳的性能及最小的芯片尺寸,有利于提高集成度和降低生产成本。但要求设计者有相当深入的微电子技术、生产工艺方面的专业知识和一定的设计经验。(www.xing528.com)

半定制设计方法适用于ASIC,包括标准单元设计法和门阵列设计法。

可编程逻辑器件设计方法适用于设计ASIC,目前比较常用的有CPLD和FPGA。

免责声明:以上内容源自网络,版权归原作者所有,如有侵犯您的原创版权请告知,我们将尽快删除相关内容。

我要反馈