首页 理论教育 基本RS触发器原理解析与优化设计

基本RS触发器原理解析与优化设计

时间:2023-07-01 理论教育 版权反馈
【摘要】:触发器有两个稳定的状态,可用来表示数字0和1。按结构的不同可分为,没有时钟控制的基本触发器和有时钟控制的门控触发器。基本RS触发器是组成门控触发器的基础,一般有与非门和或非门组成的两种,以下介绍与非门组成的基本RS触发器。图11-1 与非门组成的基本RS触发器表11-1 基本RS触发器的真值表2.工作原理与真值表1)当、时,因,G2门的输出端,G1门的两输入为1,因此G1门的输出端Q=0。

基本RS触发器原理解析与优化设计

触发器有两个稳定的状态,可用来表示数字0和1。按结构的不同可分为,没有时钟控制的基本触发器和有时钟控制的门控触发器。

基本RS触发器是组成门控触发器的基础,一般有与非门或非门组成的两种,以下介绍与非门组成的基本RS触发器。

1.电路结构与符号图

用与非门组成的基本RS触发器如图11-1所示。图中S为置1输入端,R为置0输入端,都是低电平有效,Q、Q为输出端,一般以Q的状态作为触发器的状态。

978-7-111-41525-1-Chapter11-1.jpg

图11-1 与非门组成的基本RS触发器

表11-1 基本RS触发器的真值表

978-7-111-41525-1-Chapter11-2.jpg

2.工作原理与真值表(www.xing528.com)

1)当978-7-111-41525-1-Chapter11-3.jpg978-7-111-41525-1-Chapter11-4.jpg时,因978-7-111-41525-1-Chapter11-5.jpg,G2门的输出端978-7-111-41525-1-Chapter11-6.jpg,G1门的两输入为1,因此G1门的输出端Q=0。

2)当978-7-111-41525-1-Chapter11-7.jpg978-7-111-41525-1-Chapter11-8.jpg时,因978-7-111-41525-1-Chapter11-9.jpg,G1门的输出端Q=1,G2门的两输入为1,因此G2门的输出端Q=0。

3)当978-7-111-41525-1-Chapter11-10.jpg978-7-111-41525-1-Chapter11-11.jpg时,因G1门和G2门的输出端被它们的原来状态锁定,故输出不变。

4)当978-7-111-41525-1-Chapter11-12.jpg978-7-111-41525-1-Chapter11-13.jpg时,则有978-7-111-41525-1-Chapter11-14.jpg。若输入信号978-7-111-41525-1-Chapter11-15.jpg978-7-111-41525-1-Chapter11-16.jpg之后出现978-7-111-41525-1-Chapter11-17.jpg978-7-111-41525-1-Chapter11-18.jpg,则输出状态不确定。因此978-7-111-41525-1-Chapter11-19.jpg978-7-111-41525-1-Chapter11-20.jpg的情况不能出现,为使这种情况不出现,特给该触发器加一个约束条件SR=1。

由以上分析可得到表11-1所示真值表。这里Qn表示输入信号到来之前Q的状态,一般称为现态。同时,也可用Qn+1表示输入信号到来之后Q的状态,一般称为次态。

3.时间图

时间图也称为波形图,用时间图也可以很好的描述触发器,时间图分为理想时间图和实际时间图,理想时间图是不考虑门电路延迟的时间图,而实际时间图考虑门电路的延迟时间。由与非门组成的RS触发器理想时间图,如图11-2所示。

免责声明:以上内容源自网络,版权归原作者所有,如有侵犯您的原创版权请告知,我们将尽快删除相关内容。

我要反馈